CN

热门产品

XC7Z015-2CLG485I

XC7Z015-2CLG485I基于 Xilinx All Programmable SoC架构。这些产品在单个器件中集成了功能丰富的基于双核ARM® Cortex-A9的处理系统(PS)和28nm Xilinx可编程逻辑 (PL)。ARM Cortex-A9 CPU是PS的核心,还包括片上存储器、外部存储器接口和一组丰富的外设连接接口。

应用领域

广播摄像机 •工业电机控制,工业网络和机器视觉 •IP和智能相机 •LTE无线电和基带 •医学诊断和影像 •多功能打印机 •视频和夜视设备

特性特点

  • 真正的双端口

  • 高达72位宽

  • 可配置为双18Kb

  • 字节奇偶校验支持

  • 片上启动ROM

  • 256KB片上RAM(OCM)

  • 字节奇偶校验支持

  • 多协议动态内存控制器

  • 每个CPU2.5DMIPS/MHz

  • CPU频率:最高1GHz

  • 一致的多处理器支持

  • ARMv7-A架构

  • TrustZone®安全性

  • Thumb®-2指令集

  • 静态内存接口

  • 定时器和中断

  • 16位模式下的ECC支持

  • Jazelle®RCT执行环境架构

  • NEON™媒体处理引擎

  • 两个高速UART(最高1Mb/s)

  • 两个主从I2C接口可编程逻辑

  • 单精度和双精度矢量浮点单元(VFPU)

  • CoreSight™和程序跟踪宏单元(PTM)

  • 两个兼容SD/SDIO2.0/MMC3.31的控制器

  • 两个全双工SPI端口和三个外围芯片选择

  • 基于双核ARM®Cortex™-A9的应用处理器单元(APU)

  • 32KB1级4路集关联指令和数据高速缓存(每个CPU独立)

  • 512KB8路集关联二级缓存(在CPU之间共享)

  • DDR3,DDR3L,DDR2或LPDDR2存储器的16位或32位接口

  • 使用8、16或32位宽的单列存储器提供1GB的地址空间

  • 两个USB2.0OTG外围设备,每个外围设备最多支持12个端点

  • 多达54个灵活的多路复用I/O(MIO)用于外围设备引脚分配

  • 支持两个具有IEEEStd802.3和IEEEStd1588版本2.0的10/100/1000三速以太网MAC外设

  • GPIO具有四个32位存储区,其中PSI/O最多可使用54位(一组32b的存储区和一组22b的存储区),连接到I/O的多达64位(最多2组的32b)可使用GPIO